Цитата:
И данные когда поступают в количестве 16 байт (при 128 разрядной шине данных) за один раз где они хранятся ведь процессор в регистрах за один раз может принять 8 байт так как он 64 разрядный.
|
Не верно .Когда данные поступают на шину соединяющую контроллер памяти и процессор ( а AMD встроила контроллер памяти в процессор и данные идут по системной шине (внешней) от северного моста до процессора) то данные поступают в кэш 2-го уровня , а оттуда выбираются необходимые данные которые нужны процессору и при этом они соединены с кэшем 1-го уровня (но здесь есть отличия в архитектуре процессоров Intel и AMD) при этом например у AMD кэш 1-го уровня делится на 2 части Кэш данных и кэш инструкций. И в новых процессорах AMD64 связь между кэшами идет одновременно в 2-х направлениях и каждое направление имеет шину шириной 64 разряда.) Подробнее
Современные десктопные процессоры архитектуры x86: общие принципы работы (x86 CPU FAQ 1.0)
Обзор микроархитектур современных десктопных процессоров Часть 1: общая организация, кэш инструкций и предсказание переходов, выборка и декодирование
Архитектура IA64
Симфония Соль мажор для Opteron и Athlon 64 Исполнять вдумчиво и размеренно Для полного состава симфонического оркестра
Детальное исследование архитектуры AMD64
Цитата:
А как применить выше сказанное к 2-ядерному процессору AMD. Как эффективно использовать пропускную способность память из 4 планок DDR400 в 2-канальном режиме и подобрать процессор ( какой он должен быть ) как это все рассчитывается и как происходит обмен данными при современных технологиях. Спасибо. Пытался найти ресурсы которые бы описали это но не получается , хотя почти каждый день пробовал искать и уже довольно долго.
|
Современные десктопные процессоры архитектуры x86: общие принципы работы (x86 CPU FAQ 1.0)
Обзор микроархитектур современных десктопных процессоров Часть 1: общая организация, кэш инструкций и предсказание переходов, выборка и декодирование
Архитектура IA64
Симфония Соль мажор для Opteron и Athlon 64 Исполнять вдумчиво и размеренно Для полного состава симфонического оркестра
Детальное исследование архитектуры AMD64