Цитата DVDshnik:
Cyrix и IBM производились в одном месте, а после отбраковки маркировались по-разному. »
|
Согласно Википедии, Cyrix и IBM действительно производились практически идентичными, но вроде были свои особые отличия.
Вот что я вытянул с Вики по поводу Cyrix M2:
Код:

Cyrix 6x86 (M2) (Выпускался клон - IBM 6x86 (M2))
* Производство в марте 1998
* Процессоры Cyrix M2 совместим по выводам с Pentium MMX
(P55C) и имеют поддержку режима MMX
* Тактовая частота: 165 - 300 МГц
* Частота шины процессора 66 — 100 МГц.
* Рейтинг: до 200 - 433
* Кэш-память: совмещённый кэш команд/данных — 64 Кбайт; L2 — от 512Кбайт до 2 Мбайт (на частоте шины, внешний)
* Число транзисторов: 6,5 млн
* 0,25-мкм технология/ 0,18-мкм технология
* входное напряжение — 3,3 В, напряжение на ядре — 2,9/ 2,2/ 2,0
* Разъём Socket 7/ Socket 7 Super
Модели Cyrix: Модель множитель шина частота рейтинг
* Cyrix M II 2,5 66 165 200
* Cyrix M II 2,5 75 188 233
* Cyrix M II 3 66 200 233
* Cyrix M II 2,5 83 208 266
* Cyrix M II 3,5 66 233 300
* Cyrix M II 3 75 225 300
* Cyrix M II 3 83 250 333
* Cyrix M II 3,5 75 263 333
* Cyrix M II 3 90 270 350
* Cyrix M II 2,5 100 250 366
* Cyrix M II 3 95 285 400
* Cyrix M II 3 100 300 433
Очень интересное значение кэша второго уровня у него. До 2-х Мб. Правда, на счет Pentium MMX я не нашел сведения о кэше второго уровня (лишь упоминание, что на этом процессоре увеличен вдвое объем кэша первого уровня до 32Кб)
Но учитывая, что мой cppermine имеет 128Кб кэша второго уровня, то получается, что Cyrix в далеком прошлом обогнала всех по объему кэша второго уровня. Другой вопрос состоит в том, что действительно ли процессор справлялся с таким громадной информацией.
Также, изучая Вики я наткнулся на непонятное мне описание:
Код:

Микросхемы SDRAM выпускались с шинами данных различной ширины (обычно 4, 8 или 16 бит), но как правило, эти микросхемы входили в состав 168-пинного модуля DIMM, который позволял прочитать или записать 64 бита (в варианте без контроля чётности) или 72 бита (с контролем чётности) за один такт.
Ширина шины данных в 16 бит для таких оперативок существенно прибавляла производительного прироста? И что за контролер четности? Проверка в памяти "ошибок"? И как счеталось соотношение Ширины шины данных и контролер четности?
P.S. Просто хочу все* знать!
*Все никто не знает.
Спасибо за внимание!