PDA

Показать полную графическую версию : [решено] Помогите разобраться с PLL


sdima85
05-08-2009, 18:01
Как он работает?
Где о нем можно почитать?

Morpheus
05-08-2009, 18:19
http://en.wikipedia.org/wiki/PLL
На русском (http://ru.wikipedia.org/wiki/%D0%A4%D0%B0%D0%B7%D0%BE%D0%B2%D0%B0%D1%8F_%D0%B0%D0%B2%D1%82%D0%BE%D0%BF%D0%BE%D0%B4%D1%81%D1%82%D1 %80%D0%BE%D0%B9%D0%BA%D0%B0_%D1%87%D0%B0%D1%81%D1%82%D0%BE%D1%82%D1%8B)

sdima85
06-08-2009, 11:53
Насколько я пониманию PLL применимо к PC является генератором опорной частоты для шин FSB,RAM,PCI,PCI-E методом умножения и преобразования частоты задающего генератора. Но FSB,RAM,PCI,PCI-E работают на разных частотах.
Что является задающим генератором для PLL?
Как на выходе PLL получаются разные частоты при одном задающем генераторе?
Каким образом в BIOSе есть возможность менять скорость FSB?
Почему менять можно только FSB?

dmitryst
06-08-2009, 16:30
Что является задающим генератором для PLL? »
кварцевый генератор
Как на выходе PLL получаются разные частоты при одном задающем генераторе? »
методом умножения/деления на разные коэффициенты
Каким образом в BIOSе есть возможность менять скорость FSB? »
программируется петля цифровой обратной связи ЦФАПЧ, т.е. коэффициент деления
Почему менять можно только FSB? »
потому что остальные частоты будут меняться синхронно (хотя, например, PCI-E можно покрутить туда-сюда независимо от частоты FSB)

Any questions? :)

sdima85
06-08-2009, 19:31
PLL управляется по шине I2C.
Куда физически подключена шина управления PLL?

cmos
06-08-2009, 20:33
Как он работает?
Где о нем можно почитать?

Толково написано, я разобрался.

Метод ФАПЧ и принципы синтезирования высокочастотных сигналов (http://www.chipinfo.ru/literature/chipnews/200106/7.html)

Компоненты синтезаторов стабильной частоты. Генераторы, управляемые напряжением (http://www.radioradar.net/hand_book/documentation/gun.html)

dmitryst
06-08-2009, 21:23
Куда физически подключена шина управления PLL? »
а что это вас вас интересует PLL? Будете собирать свою плату?

sdima85
06-08-2009, 21:30
Не просто из любопытства интересно

cmos
07-08-2009, 13:58
Со труктуры компьютера с чипсетом VIA Apollo Pro133A
подробней (http://images.google.com/imgres?imgurl=http://demon-riabev.by.ru/12/Glava%252016/17_10.jpg&imgrefurl=http://demon-riabev.by.ru/12/Glava%252016/Index3.htm&usg=__SBC-WnfXtPmQKviPcIgUN4KEFbw=&h=368&w=446&sz=75&hl=ru&start=120&sig2=xRbaUubK5gJBYa4osvBxdQ&um=1&tbnid=takrUF8CZXSljM:&tbnh=105&tbnw=127&prev=/images%3Fq%3Dvia%2Bsmbus%26ndsp%3D20%26hl%3Dru%26lr%3Dlang_ru%26client%3Dopera%26rls%3Dru%26sa%3DN%2 6start%3D100%26um%3D1&ei=aed7SoqUMIaasgb3vrj1Ag)
http://demon-riabev.by.ru/12/Glava%2016/17_10.jpg
видно что SMBUS/I2C подключен к южному мосту.


Цитата, непомню от куда:

Шина системного управления (SMBus) является недорогим и экономичным средством связи между различными компонентами системы, включая батареи, блоки питания и системные датчики. Спецификация SMBus 2.0 обеспечивает гибкую адресацию и поддержку стандарта Plug and Play, позволяющую переносить компоненты SMBus на PCI- платы расширения. Новый механизм адресации шины SMBus 2.0 позволяет устройствам сообщать о системных сбоях, даже если операционная система не загружена. Шина системного управления SMBus продолжает функционировать даже при тех состояниях энергопотребления, при которых PCI-устройства отключены, поддерживая связь в режиме ожидания без активизации потребляющей большую мощность PCI-шины. Кроме этого, шина SMBus 2.0 определяет альтернативную устойчивую спецификацию для архитектуры, при функционировании которых сигналы проходят через PCI-коннекторы. Спецификация SMBus 2.0 опубликована по адресу http://www.smbus.org/specs/


Исходя из всего выше написаного понятно, что посредством шины SMBUS/I2C к южному мосту могут быть подключены:
датчики температуры,
контроллеры вентиляторов,
PCI,
PCI-E,
ОЗУ через SPD,
БП.

Может еще чтото, я болше не нашел.
Продолжаить список не желаете?

dmitryst
07-08-2009, 15:12
Продолжаить список не желаете? »
да тот же контроллер PLL, например. И БИОС - куда ж без него? Ну и "мультик" - МС, которая занимается портами типа принтерного, последовательного, клавиатуры и т.п. Он же обычно бывает связан с арбитром шины.

sdima85
07-08-2009, 16:59
Low Pin Count (http://ru.wikipedia.org/wiki/Low_Pin_Count) позволяет управлять вентиляторами, содержит контроллеры НГМД, клавиатуры, устройства чтения смарт-карт, интерфейса MIDI и др.

Шины SMBus и LPC одно и тоже?
Если нет то в чем разница?

cmos
10-08-2009, 12:48
I2C
Интерфейс I2C разработан компанией Philips. На персональных платформах используется его подмножество SM-Bus для считывания данных SPD, а также для доступа к генератору тактовых частот. В редких случаях SM-Bus используется для подключения некоторых дополнительных устройств: POST-индикатор от Abit, микросхемы-экспандеры GPIO(встречаются у ABIT и MSI), доступ к чипам мониторинга и CoreCell, к серверным корзинам, бек-плейнам и пр.). На некоторых платформах SM-Bus выведен на разъем для подключения специализированных контроллеров системного мониторинга.
Определение P'n'P-мониторов тоже идёт по ЛОКАЛЬНОЙ I2C шине видеоадаптера (их там может быть больше одной), к которой подключены чипы VIVO (Video In / Video Out), ВЧ-блок по типу All-in-Wonder.

LPC
Low Pin Count (LPC) (англ. "малое количество выводов") - интерфейс, предназначенный для подключения таких устройств, как Super I/O Chip и Flash ROM.

Материал из ROM.by. (http://www.rom.by/book/Interfejsy)


а также wiki/I2C (http://ru.wikipedia.org/wiki/I2C)

Для чтения SPD необходимо выполнить следующие действия.
1) Программирование конфигурационных регистров LPC Bridge. Локализуем в конфигурационном пространстве блок регистров с координатами Bus=0, Device=1Fh, Function=0. Это устройство LPC Bridge, входящее в состав "южного моста" Intel ICH4. Его идентификаторы: Vendor ID = 8086h, Device ID = 24C0h. В этом блоке, по адресу 00F2h расположен 8-битный регистр Function Disable Register. Бит 3 указанного регистра управляет разрешением доступа к конфигурационным регистрам контроллера SMBus: 0=доступ разрешен, 1=доступ запрещен. Устанавливаем указанный бит в "0", то есть, разрешаем доступ. Это необходимо, так как в некоторых платах, BIOS перед загрузкой ОС оставляет этот бит в состоянии "1" , при этом доступ к контроллеру SMBus по умолчанию запрещен. Подробности в
Intel 82801DB I/O Controller Hub 4 (ICH4) Datasheet. Document Number 290744-001 (http://www.intel.com/assets/pdf/datasheet/290744.pdf)
Источник (http://www.xakep.ru/post/47206/default.asp)


Надеюсь теперь все на своих местах.
К примеру все тот же Intel 82801DB I/O Controller Hub 4 (ICH4) - вырезка из Datasheet_а




© OSzone.net 2001-2012